- N +

AMD战未来:AGESA 1.2.0.2微码升级,大幅降低锐龙 9000 核心延迟

AMD战未来:AGESA 1.2.0.2微码升级,大幅降低锐龙 9000 核心延迟原标题:AMD战未来:AGESA 1.2.0.2微码升级,大幅降低锐龙 9000 核心延迟

导读:

月日凌晨一点多在这个时间点的大多数网友已经陷入沉睡可是陈赫却睡不着他在社交平台发了条*自曝一件十分可怕的事情当天陈赫穿着一件黑色短袖搭配黑色鸭舌帽还有口罩打扮的十分帅气阳光他说...

9月13日凌晨一点多,在这个时间点的大多数网友已经陷入沉睡,可是陈赫却睡不着,他在社交平台发了条*,自曝一件十分可怕的事情。当天陈赫穿着一件黑色短袖,搭配黑色鸭舌帽还有口罩,打扮的十分帅气阳光,他说他们从国外回国,却在国外的机场连续两次丢失了行李。

IT之家 9 月 18 日消息,众所周知,AMD 处理器采用了多 CCD 核心设计,但之前有用户发现 的锐龙 9000 系列处理器出现了核心之间延迟骤增的情况,最高可达 200ns 左右(R9 5950X 和  7950X 一般在 80 到 85 ns 左右)。

有用户发现,AMD 的 AGESA 1.2.0.2 微码更新( 描述仅“提高系统性能”)已经 了这一问题,目前华硕已经率先为旗下 600 系列主板发布了 版 BIOS 固件更新。

AMD战未来:AGESA 1.2.0.2微码升级,大幅降低锐龙 9000 核心延迟

Anandtech 论坛用户 Det0x 使用 R9 9950X、ROG CROSSHAIR X670E Gene  进行了 ,对比 AGESA 1.2.0.1,锐龙 9000 系列更新固件后的跨 CCD 核心延迟从 180 纳秒降至 75 纳秒,降幅达 58%,而 CCD 间延迟保持 18-20 纳秒不变。

Hardwareluxx 也在华硕 ProArt X670E-Cre or WIFI 上进行了 ,发现两个 CCD 之间的核心延迟出现了显著降低,从 200 纳秒以上减半至 95 纳秒左右。

IT之家注意到,有锐龙 9000 处理器用户反馈称其更新 AGESA 1.2.0.2 后 Cinebench R23 跑分也出现了一定提升;还有部分 R9 9950X 用户称 CPU-Z 和 3DMark CPU 基准 都出现了明显提升,且 版 BIOS 运行良好,没有遇到任何稳定性问题。

返回列表
上一篇:
下一篇: